asynkron rom eller synkrone rom?

M

mhytr

Guest
Jeg brugte en asynkron rom i en af mine FPGA design et par monthes ago.But jeg fandt, at der i de fleste lejligheder synkrone rom er brugt, og jeg forsøger at omdanne min desgin til ASIC.
Hvis jeg ændre den til synkron rom, en masse timming skemaer vil blive ændret, og dette vil koste meget tid.
Har jeg brug for at ændre det til synkron rom??

Tak

 
Jeg kan ikke se behovet for at ændre sig, hvis tingene fungerer fint, og du dont forudse eventuelle ændringer af design i fremtiden.

 
Faktum er
at der i moderne FPGA'er mellemlang volumen rom'er er normalt synkrone dem
fordi de er bygget i synkrone RAMs.
Hvis du ikke bruger sådan rom'er og FPGAs
så det gør ikke noget.
Men i FPGA synkrone rom er at foretrække
på grund af pipelining,
forkerte vej fjerne,
osv.

 

Welcome to EDABoard.com

Sponsor

Back
Top