M
mhytr
Guest
Jeg brugte en asynkron rom i en af mine FPGA design et par monthes ago.But jeg fandt, at der i de fleste lejligheder synkrone rom er brugt, og jeg forsøger at omdanne min desgin til ASIC.
Hvis jeg ændre den til synkron rom, en masse timming skemaer vil blive ændret, og dette vil koste meget tid.
Har jeg brug for at ændre det til synkron rom??
Tak
Hvis jeg ændre den til synkron rom, en masse timming skemaer vil blive ændret, og dette vil koste meget tid.
Har jeg brug for at ændre det til synkron rom??
Tak