Bandgap starter check

M

mike_bihan

Guest
Venner:

Sådan gør du dc feje for at finde stabile punkter i denne BGR?
Skal jeg feje VCC eller udskriften af OP?

tak,

 
Rampe op VDD ved meget langsomme og meget hurtige (trininput)
Brug UIC i tran analyse, og også give nogle noder med første betingelse siger produktion af amp er tæt på VDD.

 
ambreesh hvad mener du med UIC i tran analyse.
er det en sund procedure for at give første betingelse til o / p af opamp.because on-chip oprindelige spænding på opamp kunne være noget ved start.

 
Kære Avinash,
Jeg ønsker at finde ud af en situation, hvor IC doesnot arbejde.Og sørge for, at den begynder bruger vi tager os af selv en sådan betingelse.
Det er alt, jeg forsøger at sige.

 
Kære ambreesh,
du stadig ikke gjort mig klart, om "UIC i tran analyse".

 
UIC er brug oprindelige betingelser.Når du kører en forbigående analyse, snarere end at tillade kredsløb til at konvergere i sine beregninger, skal du anvende .IC / .NODE kommandoer (Jeg ved ikke præcist huske det udtryk), at give oprindelige værdier på 0 V til kritiske knudepunkter.Så det er tilfældet, når den starter op, vil hjælpe dig, hvis det er kopieret i virkeligheden.

 
Transient simulering kan vise sig ordentlig opstart.

Mere, jeg vil gøre DC-analyse for at finde hvor mange stabile punkter, vi har.

Tak

 
for eksempel
. TRAN XX XX XX UIC
. IC V (XX) = 0V
V (XX) = 5V

 

Welcome to EDABoard.com

Sponsor

Back
Top