Behavioral modellering for analog design

C

chviswanadh

Guest
Hej,

Kan nogen fortælle mig, hvordan disse adfærdsmæssige modeller af analoge design kommer i brug for kontrol af det blandede signal design.

Og også det sprog, der anvendes til modellering

Tak
Kasi

 
I Cadence du kan bruge ahdl og verlioga for adfærdsmæssige analog modeling.
http://www.ee.virginia.edu/ ~ mrs8n/cadence/ahdl.html

 
SImetrix er godt for Behavioral modellering for analog design.

 
Hej
Når vi designer en kompleks chip.Chippen kan indeholde nogle kritiske faser.
Det er ikke retligt at færdiggøre konstruktionen af hele blokken og end kontrollere chip som helhed fiasko på det tidspunkt vil være ødelæggende.
I stedet har vi designet den kritiske blokke, og vi skriver de adfærdsmæssige model for andre blokke, som opfylder de specifikationer, og hele blokken er integreret og kontrol kan gøres ved siden af design-processen.Eventuelle fejl i konstruktionen kan der rettes op på dette tidspunkt kun.

Vi kan enten bruge
Verilog A eller Verilog AMS for adfærdsændringer modellering.
Husk Verilog En cannt bruges til at modellere digitale blokke.
Disse koder kan simuleres ved hjælp af kadence Spectre.

 
For system som Delta Sigma ADC simulering af hele systemet i kredsløb niveau direkte vil forbruge mange dage, så vi skal først til at designe en simpel behavirol model for hele delta sigma ADC kort før denne sag kredsløb plan for at minimere den tid der forbruges til din design.
Du kan gøre dette ved hjælp af Matlab eller verilog-en, verilog-AMS og begge også subitted i kadence, ADS-værktøj også tilgængelige.
for eksempel til delta-sigma ADC de mest tilgængelige værktøjer i Matlab
for PLL design, du kan finde verilog modeller og Matlab dem også.

 

Welcome to EDABoard.com

Sponsor

Back
Top