Debiter distribution AD Converter

S

snoop835

Guest
Hi Guys,

Jeg er at designe 8-bit SAR Converter baseret på følgende tidsskrift.(se vedhæftede filer)

Kan nogen kaste mig lidt lys over, hvordan man kan afgøre kondensator værdi for prøve-hold kredsløb.Er der nogen god reference eller design retningslinjer for dette kredsløb?

Skål!
Beklager, men du skal login for at se denne tilslutningskrav

 
værdien af de capactor kan være flere PF, skal du simulere dit kredsløb.
og du også overveje parasitaere capactor.

hilsen

 
det største problem er KT / C støj.
være opmærksomme på, at det ikke er større end 1 / 3 af mindst bits

 
For blot et 8-bit ADC, KT / C støj bør ikke være et problem.Du bør vælge det baseret på matchning.Som en anden tanke, selv matchende bør ikke være et problem her, da det igen, en 8-bit konverter.

 
flere PF er nok for dig til at realisere en 8bit beslutning.Jeg tror, at nøglen er hætten misforhold og modregning af din komparator.

 
Jeg ønsker at designe en 10bit 50khz lav effekt sar ADC, kan nogen give mig nogle råd eller henvisninger?

 
kan du henvise til den bog fra David Johns & ken Martin.det var diskuterer charge distribution ADC.

 

Welcome to EDABoard.com

Sponsor

Back
Top