Forbetoning og equalizer i SerDes design

R

raymond_luo2003

Guest
Kære alle,

Jeg arbejder på den høje hastighed SerDes design.Jeg fik nogle papirer, der nævner om brug af præ-vægt og post-equalizer for at forbedre eyediagram på modtagersiden, der er svækket af kabel tab.

Selv om dette er fornuftigt at bruge disse typer af techique, jeg føler, det er ganske udfordrende at gennemføre det.
a) Normalt vi kræve, at en original føljeton datastrømmen og en (eller flere, afhænger FIR struktur) meget kort præciseres forsinket føljeton datastrømmen med en koefficient på bulid FIR.Jeg spørger mig selv, hvordan man gennemfører de præcise forsinkelse linje under PVT variant?

b) En anden metode er at forsinke parallel data, før de Serieordning der lad os bruge den lavfrekvente uret for nem implementering.Spørgsmålet om dette er vi nødt til at kopiere en hel Serieordning kun for generatiing den forsinkede serialzed datastrømmen.Det er stort område og magt copnsumption!En fik relevante rexperience ville hjælpe mig en masse!

Tak
Raymond

 
bruge filter som muligt element, kan forsinkelsen være kontrolleret af PLL eller DLL

 
brug transmission linje som muligt element, men området er stort

 

Welcome to EDABoard.com

Sponsor

Back
Top