FPGA eller CPLD? Ansøgning spørgsmål

S

Sink0

Guest
Hej, jeg skal oprette en M-LVDS nwtwork kører på 50-100Mbps. Da jeg ikke kunne finde nogen driver, der kunne være rustet til at køre, at multdrop netværk (enhver protokol og datalink designet med små og størrelse variabel pakken (Max 256 byte) ville være passende) Jeg har designet en selv på en FPGA. På den UC / DSP side er der en 8 / 16 bit parallelle interface og i M-LVDS uret er inddrevet med oversampling data (ved hjælp af stiger og falder kant og et andet ur med 90 graders fase som beskrevet i denne papir: http://www.date-conference.com/proceedings/PAPERS/2010/DATE10/PDFFILES/IP2_04.PDF Den fisrt spørgsmål er:. Er det muligt at gennemføre sådanne oversampling på en CPLD? Er CPLDs fik nogen form for PLL eller sådan noget andet:? Tror du CPLDs vil blive på markedet i lang tid, eller de vil forsvinde, og der vil være lige FPGA'er Tredje:? Denne enhed skal fik en virkelige lille fodaftryk. Det bedste jeg fandt var en EP1C3 af Altera, men enhver ved, hvor lang tid kommer til at tage indtil dette udstyret afbrydes? Enhver sugestion for at bruge en CPLD eller FPGA til dette design, eller sugestions af enhver lille fottprint (ingen BGA) FPGA af Altera og Xilinx (fik jeg downloade kabel af både og dont ønsker at få en ny). Tak!
 
Svar på det første spørgsmål er "nej" er det måske muligt, hvis du har en rigtig stor CPLD, men jeg tror ikke de er alt for dyrt og for stort til, hvad du søger. For det andet: Ja, CPLDs har en unik plads på markedet, og mange af dem der bruges i industriel design som automatisering, trækkraft og luftfart, så de vil være omkring mindst 15-20 år mere. For det tredje: Tag et kig på enheder fra [url = "http://www.siliconbluetech.com/"] SiliconBlue [/URL] deres iCE65L01 kommer i CS36 pakke, som er en 36-bens, 2,5 x 2,5 mm wafer-niveau chip skala pakke. Der er andre alternativer, som disse fra ACTEL: [url = http://www.actel.com/products/igloonano/default.aspx] ACTEL IGLOO nano Low Power FPGA [/url] Men den virkelige små pakker er altid BGA, den mindste ikke-BGA er VQ100 at både Altera og Xilinx og andre har. Håber dette er nyttigt, venlig hilsen, / Farhad Abdolian
 
Prototype med BGA er langt langt dyrere. Thats problemet. Dens en pris, jeg dont ønsker at give hehe. Men tak jeg tror jeg bliver nødt til at bo med 100 ben. Men enhver ideel hvor lang tid, før cyklonen I eller spartanske 3 familiens vil få ophørte? Problemet er, at alle andre ikke giver en VQ100 pakke. Bare større eller BGA. Helt offtopic. Hvilken slags ansøgning et CPLD bruges, der gør det så unikt?
 
Jeg gør BGA arbejde derhjemme, og det er ret ligetil. Efter et par misser, jeg nu kan lodde BGAs (ikke rigtig store dem, men mindre) uden nogen problemer. Jeg har ingen idé om, hvor længe disse IC'er vil være på markedet. Både Altera og Xilinx har en tendens til at droppe deres FPGA'er uden forudgående varsel, og så vil det være op til dig at finde dem på markedet. Du bør spørge din FAE for info. CPLDs er unikke på grund af deres lave strøm, lille størrelse, in-circuit-pgramability og pris. I mange applikationer, de erstatter lim logik og erstatte flere standard 74xx typen komponenter. Også, de gør det nemt at støtte livslang opdatering af design lide hvad Xilinx og Altera gøre med deres JTAG programmører.
 
Hej, Fra mit synspunkt CPLD har to avantages løbet af FPGA: - Ingen behov for ekstern EEPROM til at gemme konfigurationen - Intet behov for flere forsyningsspænding Du behøver dog ikke har avantages af FPGA .... Choise afhænger af situationen .
 
Hmm .. fik ideen. Men hvordan kan du handsold BGA chips? Nogen gode råd? Guide? Video? hehe Tak
 
Sure, Tag et kig på disse videoer: [url = http://www.5min.com/Video/Hand-Soldering-BGA-Components-Using-SchmartBoard-11562] håndlodning BGA Komponenter Video [/url] [url = http://www.youtube.com/watch?v=KjKEmKUatJ4] YouTube - BGA Lodning - Memory swapping ved hånden [/url] [url = http://www.youtube.com/watch?v=Ek-FM- YW5E] YouTube - BGA omarbejde i hånden [/url]
 
Fra mit synspunkt er CPLD bedre for kombinatoriske logiske kredsløb, mens FPGA er bedre til sekventiel logik kredsløb.
 

Welcome to EDABoard.com

Sponsor

Back
Top