[FPGA] Spread-Spectrum & Ur Omskiftning (Hvordan?)

J

joe2moon

Guest
2 spørgsmål (r) om FPGA teknologi:

Først,
hvordan de ville gennemføre de spredt-spektrum PLL på FPGA?
/*--- Spread-spektrum clocking ordninger
sprede grundlæggende clock frekvens energi
at minimere energiforbruget toppe ved bestemte frekvenser.---*/

Sekund,
hvordan man gennemfører uret switchover circuity på FPGA?
/ *-- Ur switchover funktionen kan også bruges til
skifte mellem ur udledning af forskellige frekvenser.---*/
-------------------------------------------------- -----------

BTW, kan vi anvende teknologier nævnt ovenfor til ASIC-design?

ref:
h ** p: / / www. @ ltera.c0m/products/devices/stratix/features/stx-pll_features.html # ur-switchover

 
første - jeg tror, det er virkelig svært at gennemføre en spredt spektrum oscillator på FPGA.Jeg tror, det er bedre, at du ser på cypres eller ti, der har spredt spektrum generator.
anden, hvis du woud skifte når uret undlader jeg tror, at du nedd en større frekvens, spor dette ur du prøve den nederste ur.spor denne Filosofi du implementerer en simpel vagthund, når det gælder om du har skiftet,
Afhængigt hvilke switcover gang du nedd.
farvel.
g,

 
Jeg agter ikke at gennemføre
1) spredt spektrum PLL, og
2) ur switchover circuity
om FPGA.

Hvad jeg gerne vide, "hvordan @ ltera implementerer disse på sin enhed?"

Da jeg tænkte, om jeg kan bruge den samme teknik på ASIC design.

Hvis det er muligt (om ASIC), jeg vil gerne vide, "hvordan man kan gennemføre dem?"

Hertil kommer,
at hvis dem der kan gøres med ren "digital" kredsløb (r),
så er jeg interessant om "hvordan man gennemfører dem med Verilog?"

 

Welcome to EDABoard.com

Sponsor

Back
Top