Handel-C og SystemC: kunne de dræbe VHDL og Verilog?

M

mart242

Guest
Hvad er dit tought på Handel-C og SystemC versus VHDL og Verilog?Tror du, de kunne gøre VHDL og Verilog forsvinde?

Mig, jeg tror, at på grund af sprog som denne, kan softwareingeniører beslutte, at de "vide hvordan man gør ASICs og FPGA'er", blot fordi de kunne tegne dem med et sprog, der ligner C og C .

Må ikke få mig forkert, sprog, ligesom der er nyttige for validering algorythms og hurtig fremstilling af prototyper, men du skal stadig have en stærk hardware viden.Så mens ledere tror måske, at software ingeniører kunne gøre vores arbejde, tror jeg ikke, det nogensinde vil være tilfældet ...

 
u skal være sjov mig.
Accellera har allerede besluttet for systemverilog at blive den næste HDL-standard.Synopsys har også doneret nogle af systemc ting til dem.

efter vhdl og verilog sammenlægges til accellera.en ny krig i gang mellem superlog og systemc.begge kæmpede for at blive den næste standard for system level design.men accellera truffet anden beslutning og kom op med systemverilog som en standard.co-design automation derefter doneres der Extensible sysnthsizable kode til dem og så vidt jeg ved systemverilog 3.1 er en delmængde af superlog.se denne Synopsys også besluttet at doneret ting til dem, vil disse gaver fra Synopsys tilføjes systemverilog 3,2, der forventes at blive frigivet i juni 2003.

Så i det væsentlige systemverilog vil have det bedste af begge verdener.

 
Kære nitr, ville du give nogle nyttige links til denne nye systemverilog.For mig var det første gang at høre det.Virkelig vil systemC forsvinde, og systemet verilog vil få sin plads?

 
http://www.eedesign.com/story/OEG20020315S0091
http://www.eedesign.com/story/OEG20020602S0001
http://www.eedesign.com/story/OEG20020602S0001
http://www.eedesign.com/story/OEG20020611S0035
http://www.eedesign.com/story/OEG20020801S0047
http://www.eedesign.com/story/OEG20020820S0053
http://www.eedesign.com/story/OEG20020828S0012
http://www.eedesign.com/story/OEG20020828S0012
http://www.eedesign.com/story/OEG20020927S0057
http://www.eedesign.com/story/OEG20030110S0057

Læs dem alle.

 
Tjek venligst emne:
http://www.elektroda.pl/eboard/viewtopic.php?t=28538&highlight=systemverilog

 
nitr8 skrev:

http://www.eedesign.com/story/OEG20020315S0091

http://www.eedesign.com/story/OEG20020602S0001

http://www.eedesign.com/story/OEG20020602S0001

http://www.eedesign.com/story/OEG20020611S0035

http://www.eedesign.com/story/OEG20020801S0047

http://www.eedesign.com/story/OEG20020820S0053

http://www.eedesign.com/story/OEG20020828S0012

http://www.eedesign.com/story/OEG20020828S0012

http://www.eedesign.com/story/OEG20020927S0057

http://www.eedesign.com/story/OEG20030110S0057Læs dem alle.
 
Hej,
kunne u bedes du give mig et link, hvor jeg kan få HANDEL-C standard eller nogen bøger om it.I m leder efter det i ret lang tid ...

Thanks in advance,
Hilsen,
- Satya

 
bedes du tage et kig i denne artikel ...
www.sussex.ac.uk/Users/tapu9/publications/uk_acm_sigda_02.pdf

denne pdf includinga god sammenfatning om sammenligne vhdl-java-Hande-c.

Hilsen.

 
Ligesom konklusionen i dette papir, mener jeg, at det vil have omkring 5-10 år, at det høje niveau af HDL kan erstatte vhdl / verilog.

 
Det virker som vhdl / verilog kan forsvinde fra markedet i nær fremtid (10 år for ex)

 
SystemC er mere end VHDL.Det omfatter RTL semantik med C syntaks, og dermed kan erstatte VHDL.Det vil dog ikke være en metode skift.I stedet for at skrive ", mens clk'event og clk = 1" vi kan skrive "sensitive_pos (CLK)".Den metode vil være den samme.Hvor SystemC er stærk, er system level design (over RTL).På dette niveau vil vi være i stand til at beskrive med et fælles sprog, en masse forskellige komponenter (hardware, RTOS, applikationssoftware, enhedsdrivere, kommunikation brugerflader, osv.).Vi vil også være i stand til at udføre forskellige raffinement trin i alle disse komponenter typer.Dette vil være en metode skift, og det er hvad SystemC er lovende.

 
Rus skrev:

Det virker som vhdl / verilog kan forsvinde fra markedet i nær fremtid (10 år for ex)
 
Jeg tror systemc har sin evne og fordel i højt niveau modellering og funktionel kontrol, især systemet niveau.Det kan ikke erstatte verilog og vhdl i kredsløb gennemførelse, fordi dens ringe effektivitet, når det er kompileret til RTL.

 

Welcome to EDABoard.com

Sponsor

Back
Top