hvordan man kan forbinde MB og VHDL Application

R

rrnairamc

Guest
hai alle
am nyt for EDK.jeg har en vis tvivl.
er det muligt at indlejret en processor kerne og en vhdl ansøgning i samme FPGA. hvis det er muligt, hvordan vi kan slutte en signal om vhdl ansøgning til microblaze input.med andre ord, jeg har til at udføre nogle program i microblaze centrale med hensyn til status af et signal (STD_LOGIC) i mit vhdl ansøgning.Jeg vil gerne vide, hvordan vi kan slutte den .........behage hjælp mig

Tak på forhånd for Deres værdifulde tid

Raj

 
Hej,

Længe før jeg har arbejdet på Microblaze.Der bør være antallet af slots fra processor perifere bus eller processor lokale bus, specielt til processor perifere bus kan du slutte pheripherals gerne dine brugerdefinerede I2C (wirriten i HDL af dig) ved instanciating din microbleze system til din øverste niveau modul af HDL.) For dette skal der være mulighed for at påberåbe ISE fra Edk for at påkalde Edk design fra ISE.

Hvis du finder løsningen skal du fortælle mig.Det vil genopfriske min viden også

HTH.
Shitansh Vaghela
Sidst redigeret af shitansh på 08 mai 2009 8:52; redigeret 2 gange i alt

 
Hej

Jeg kender ikke din ansøgning.Men jeg oprette brugerdefinerede IP og grænseflade MB via PLB bus det arbejde for mig.

 
hai BuBEE & shitanshTak for din kostbare tid.Jeg anmoder BuBee til at sende mig et eksempel design til mig.min email-id: - rajeshr (at) iiitmk.ac.in.Jeg håber du vil hjælpe mig

Thanks and regards<img src="images/smiles/icon_neutral.gif" alt="Neutral" border="0" />Raj

 

Welcome to EDABoard.com

Sponsor

Back
Top