hvordan man kan minimere sammenkoble mens du gør syntese?

D

duffrose

Guest
For nogle proces, ligesom 1P3M at sammenkoble er begrænset af metallag.Kun metal 2 og metal 3 kan bruges som sammenkobles.Så mens vi gjorde syntese, er det vigtigt at reducere sammenkoble.Ellers sammenkobling kan være den flaskehals for aprilHvordan det gøres i Design Complier?Nogle forslag eller råd er velkommen, tak.

 
Hej
ur affald fyr, hvordan metaller kommer i billedet i Logic syntese.

Hilsen
Mohi

 
Virkelig et godt spørgsmål ..Nogle år tilbage syntese blev gjort uden kendskab til den fysiske verden, nu føler vi, at ikke tilfældet ..At have mere forudsigelse vi nødt til at gøre det sammenfattende fysisk klar.Thats grunden Design compileren Topografisk (DCT) trådte i markedet løse det.DCT = DC nogle beløb for placering motor.
Senere tilføjede de nogle beløb for ur-træ-algoritmen til effektivt calcuate magten.Og for ganske nylig har de kommet med nogle nye DC grafiske at gøre syntese overbelastning klar.

At køre det er meget simpelt - compile_ultra-scan-overbelastning.
og du kan bruge report_congestion at rapportere baseret GRC overbelastning rapport.

*** Du skal måske nogle ekstra licens til at køre den.

Hvis du har brug for mere info om dette kan du finde nogle lysbilleder om dette fra tutorials samlinger SNUG San Jose 2008.

Hope this helps

 
Tak skyismylimit, du guide den måde at løse dette problem.Jeg håber med nogle DC script modifikation kan nå op på minimum sammenkobles.

 

Welcome to EDABoard.com

Sponsor

Back
Top