Hvordan man undgår ur, signal og reset overtrædelser, når de udfører scanning indsættelse?

S

S.Nikhil

Guest
Hej alle! Mens du forsøger at gøre scanne indsættelse for en udpeget, er jeg at finde mange ukontrollerbare ur og ukontrollabel asyncrhonous signaler som sæt og reset krænkelser. Kan nogen guide mig om, hvordan man undgår disse krænkelser? Kan nogen sende mig de nødvendige kommandoer til at udføre AutoFix i xg mode. Thanks Nikhil
 
hej du kan bruge signalet fra Test Mode at fastsætte det sæt og reset-signal. hvornår har hold krænkelse, kan du bruge gennemsigtige låsen.
 
ukontrollerbar ure er dem, der kommer ud frm en combo logik (dividers .. osv.), når doin DFT, skal alle kontroller af FF være WRT til TEST EN signal i den forstand, når IF-testen DA = 1, derefter automatisk hele Skibet skal være i scan-mode .... for alt dette uret på FF skal styres eksternt (på pin-niveau) werver u få en "ukontrollerbar CLK" eller, pls gøre følgende 1) MUX den funktionelle CLK med "test CLK" med TEST DA som vælger linje og derefter givethe o / p af MUX som input til FF (så wen TEST DA = 1, vil testen CLK gives til alle FF og Wen TEST EN = 0, chippen funktioner med normal ur) pls Lemme KNO, hvis u hv ne bekymringer WBR Lakshman
 
Du kan bruge AutoFix funktion i DFT kompilere at fastsætte ukontrollabel sag.
 

Welcome to EDABoard.com

Sponsor

Back
Top