hvordan selve chippen magt mere end simulering resultater.

W

wangkes9

Guest
Den Vcc kilde 5mA aktuelle, når jeg gør simulering.

Men når jeg gør virkelige test med chippen, Vcc kilde 18 mA strøm.

Hvorfor er der låsen op effekter?

Men det analoge chip fungerer godt, og jeg har designet den efter design rule!

 
Nogen måde at tænde / sluk-funktioner for at finde den levering af strøm af hver blok?det lyder som der er en layout fejl et eller andet sted - hvis du bruger diffusion modstande jeg ville se ud efter en forkert tub slips.

Er den nuværende altid 18mA, eller er det afhængig af VDD?Er IDD begynde at stige lineært, eller er det springe op kraftigt, når du passerer 3V, 4v?Alle disse spor vil hjælpe dig med at afgøre, hvor fejlen er.

 
electronrancher har meget gode points, vil jeg tilføje, at hvis chippen indeholder en lang række digitale centraler, kan din estimater lidt off.Hvis du designer i 65nm eller mindre det kan også være lækstrøm (men ikke 13mA, forhåbentlig!) I det logiske gates især hvis du bruger lav VT.

 

Welcome to EDABoard.com

Sponsor

Back
Top