Hvordan ser du rute CLOCK i PCB?

K

khaila

Guest
der er bedre?
til rute uret i komponenten side
eller
mellem GND fly?

 
Hej,

Hvis du går gennem databladet for uret IC din gennemførelse, kan du finde de routing topology der et sted.

Det er altid bedre at ruten CLK signal mellem jorden fly, hvis du har svært ved at udrette mellem flyene derefter ruten det i komponenten side med jorden bevogtning / jorden pour ca.

Første ting du skal bruge til at regne den ud om den angribende nær ursignal og sikre, at den er væk fra det, så længden af ursignal er også crucial.google med korrekte strengen, vil du få masser af artikler, som relaterer sig til det.

Håber, at dette vil hjælpe dig.Hilsen

Ramesh

 
Hej,
hvis høje frequencues altid rute de ursignal inthe indvendige GND lag

hilsen
Namachivayam

 
se denne retningslinjer
Beklager, men du skal login for at se denne tilslutningskrav

 
Rame wrote:

Hej,Det er altid bedre at ruten CLK signal mellem jorden fly, hvis du har svært ved at udrette mellem flyene derefter ruten det i komponenten side med jorden bevogtning / jorden pour ca.Ramesh
 
Som næsten alt inden for elektronik, der er afvejninger, der skal gøres.En ursignal bruger stigende og / eller faldende puls kanter for timing resten af kredsløbet.Pulsen kanter indeholder alle de ønskede oplysninger, pulsen selv har ingen brugbare data.Som et resultat, PCB layout bør ske på en sådan måde, at minimere fordrejning af pulsen kanter.Samtidig er de hurtige puls kanter er rige på harmoniske, der kan par i andre kredse om bord eller udstråler fra bestyrelsen, så du vil isolere og skjold uret fra andre sårbare kredsløb så meget som muligt.

Hvis du placerer uret på ydersiden af en PCB,
skal du udføre en af ovenstående mål - du reducere mængden af forvrængning til signalet kanter.Sandwiching uret mellem jorden planer om et indre lag øger kapacitans og tab pr længde langs spor.Øget kapacitans udslag i øget forsinkelse som følge af øget tab af den højere frekvens komponenter af signalet kant.Øget tab resultater i nederste kant spænding til at udløse eller tvinge andre dele af kredsløbet.

På den anden side, sandwiching døgnet mellem jorden lag reducerer sandsynligheden for udstrålende fra PCB, og gør det nemmere at afkoble uret fra andre potentielle offer spor andre steder om bord.Det
er en fordel for at undertrykke den højere frekvens komponenter af signalet kant.

Du kan nå begge mål i layout ved blot at være opmærksom på hvad der sker.Fastlægge den hurtige ure på overfladen af bordet, men holder dem væk fra andre spor (dvs. ikke rute andre spor parallelt med dem, holde dem adskilt fra andre spor af mindst 3X bredde uret spore til at holde gensidig sammenkoblingsanordninger nedenfor om 30db,
skal du sørge for der
er en ubrudt kontinuerlig returvej på en plan lag lige under uret spor for at mindske signal løkke, match impedans spormængderne at synke og kilde til at overføre maksimal energi fra kilde til vask, og hvor muligt skjold bestyrelsen fra eksterne offer kredsløb).

Hvis du skal stille uret på et indre lag, beregne påvirke og tærsklen ændringer, der vil følge af den øgede kapacitans.Distribuer ursignal på en sådan måde, at udligne det påvirke alle de ur dræn og garanti for, at du vil blive langt over enhver uret receiver tærskel krav.Som i overfladen dirigeres fald minimere parallelle spor, holde spor adskilt at reducere sammenkoblingsanordninger til et minimum, og sikre, at der er en uninterupted returvej til rådighed til at holde signalet loop minimeret.

Engineering er altid en øvelse i kompromiset - der
er aldrig en svar, der er perfekt.

 
U ER INDGIVELSESVEJ CLOCK signaler uden MARKEDSFØRINGEN NOGEN VIAS. FORDI VIASE mai CHANGE Z0.AND PREFERBLLY rute i indre lag

 
Enhver høj freqency mønster gerne ur bør være omgivet af jorden for at undgå interferens mellem tilstødende mønster

 
Altid uret spor er meget kritisk over for enhver board.Better er du bruge enhver Prelayout simulation software, for at finde ud af følgende konfiguration:

1 - Best lag på ruten
2 - Best topology til klokkepulser spor
3 - Også bedste afslutning modstand.

abhi

 

Welcome to EDABoard.com

Sponsor

Back
Top