Hvordan til at generere en variabel kondensator i kadence? (Update)

D

Davidy

Guest
Jeg ønsker at generere en variabel kondensator i kadence som Cs i figuren nedenfor.
Cs er ved at ændre sin kapacitive værdi i en frequncy af 1kHz.
Jeg forsøger at gøre en Cs hjælp VerilogA sprog.Men det kan kun generere varible aktuelle.
Jeg spekulerer på, hvordan man kan skabe en reel varable kondensator, som er ved at ændre sin værdi med tiden.<img src="http://images.elektroda.net/58_1161178682.GIF" border="0" alt="How to generate a variable capacitor in cadence?(update)" title="Hvordan til at generere en variabel kondensator i kadence? (Update)"/>Nu vil jeg finde et papir om generere en varable kondensator i PSpice med Voltage-kontrol aktuelle kilde og andre afhængige kilder.
Men jeg ved ikke, hvordan man kan gennemføre det i Cadence for spøgelse simulering.Jeg har prøvet en gang, men det Voltage-kontrol aktuelle kilde kan ikke bruges på den måde, som papiret "variabel kondensator" Jeg upload.
Senest redigeret af Davidy den 23 oktober 2006 12:40, edited 1 time i alt

 
"I (t) = C * V (t)" er hverken korrekt i syntaks eller rette i agorithm.Det bør være:
I (plus, minus) < C * DDT (V (plus, minus))

 
Alternativt kan du bruge ideelle ADC fra den model, forfatter, og konstruere en vægtet kondensator bank.Brug af digitale bits til at kontrollere den vejede kondensator og dermed opnå en diskret Varactor.Du kan altid øge den ideelle ADC beslutning, at tilnærme en kontinuerlig tid Varactor.

 
Tak for Hughes's og sengyee88's hjælp.

Men bortset fra denne foranstaltning kan jeg gennemføre variabel hætte.i anden nem måde?

 
Writting veriloga måske er det nemmeste, hvis du kender veriloga.

Jeg er dog stadig foretrækker den ideelle ADC og vejet hætte tilgang, som det vægtede hætten kan erstattes af reelle hætte model, der gives fra PDK.Du kan se den fulde effekt over PVT variationer.

 
Davidy skrev:

Tak for Hughes's og sengyee88's hjælp.Men bortset fra denne foranstaltning kan jeg gennemføre variabel hætte.
i anden nem måde?
 
Variabel kondensator er baseret på en kondensator kan gøres med en DAC sætte vinde mellem kondensator lymfeknuder (Voltage Controlled Source Voltage).
Senest redigeret af teteamigo den 17 juli, 2007 7:58, rettet 1 gang i alt

 
sengyee88 skrev:

, and construct a weighted capacitor bank.
Alternativt kan du bruge ideelle ADC fra den model, forfatter,
og konstruere en vægtet kondensator bank.
Brug af digitale bits til at kontrollere den vejede kondensator og dermed opnå en diskret Varactor.
Du kan altid øge den ideelle ADC beslutning, at tilnærme en kontinuerlig tid Varactor.
 
teteamigo skrev:

Variabel kondensator er baseret på en kondensator kan gøres med en DAC sætte vinde mellem kondensator lymfeknuder (Voltage Controlled Source Voltage).
 

Welcome to EDABoard.com

Sponsor

Back
Top