inverter

C

chapar

Guest
Hvad vil der ske, hvis pmos er forbindelse til VSS og NMOS til VDD i en inverter layout?

 
både dioder i både NMOS & pmos ville komme frem partisk og funktionalitet ville gå tabt

 
de vil ikke arbejde ....

Vgs skal have en vis positiv værdi for den NMOS at arbejde ... og hvis transistoren dræn er tilsluttet VDD og dens kilde er forbundet med produktion, vil spændingen på kilden er ukendt, og værdien af Vgs er ikke nødvendigvis er den spænding der er nødvendige for den korrekte drift af enheden .... så det vil ikke arbejde

<img src="http://www.edaboard.com/images/smiles/icon_smile.gif" alt="Smile" border="0" />samme gælder for PMOS ...

 
chapar skrev:

Hvad vil der ske, hvis pmos er forbindelse til VSS og NMOS til VDD i en inverter layout?
 
hvis u slutte bulks til deres rette bias det vil arbejde med nedsat swing.Vlow = Vthp og Vhigh = VDD-Vthn

Som en buffer, har jeg ikke nævnt, at tidligere

<img src="http://www.edaboard.com/images/smiles/icon_biggrin.gif" alt="Meget glad" border="0" />
 

Welcome to EDABoard.com

Sponsor

Back
Top