Kan Cortex-M3 indlejret CPU'er deler de samme MG_LIB PLI?

K

kel8157

Guest
Hvis min chip har to lidt forskellige Cortex-M3 CPU'er (hukommelse, afbryder, spore porte er alle forskellige), behøver jeg kun behøver kun én af disse PLI i ncelab? Jeg så dette citat, men har brug for at bekræfte. Jeg var ude af stand til at se, hvordan-loadpli1 kunne associere $ {MG_LIB _A } / cadence_nc_verilog / mm_nc_dynamic: mgboot_nc til CPU _A og $ {MG_LIB [ b] _B [/b]} / cadence_nc_verilog / mm_nc_dynamic: mgboot_nc til CPU _B . Tak for jeres input ..
Modellen Manager er designet, så du ikke behøver at indlæse de forskellige modeller hver i simuleringen. I stedet simulatoren åbner eller links mod en enkelt kopi af den model, manager, der håndterer alle de anmodninger om at indlæse DSMs i denne simulation. En enkelt model leder kan servicere flere forekomster af flere modeller i en simulering
Code:
 ncelab-loadpli1 \\ $ {MG_LIB} / cadence_nc_verilog / mm_nc_dynamic:. Mgboot_nc \\ testtop
 

Welcome to EDABoard.com

Sponsor

Back
Top