En af mine venner blev stillet dette spørgsmål i et interview med Qualcomm. Selvom han ikke fik det, intervieweren forklarede ham, at svaret lyder således: en kritisk vej i SRAM er aktiveret, når en logisk 1 er læst fra cellen i den første række i sidste kolonne. Dette udgør den kritiske vej, fordi når ordet linje er gældende fra rækken dekoder, det skal opkræve ALLE porte passet transistorer forud for sidste kolonne før den sidste kolonne er forbi transistorer er gældende høje. Ligeledes, efter denne proces, når en 1 læses fra denne celle, det har at oplade alle alle de parasitiske kondensatorerne i hele kolonnen før opladning læse / skrive buffer input. Ligeledes findes der en kritisk til en skrive operation med visse ryttere, som jeg ikke kan huske præcist. Du kan finde ud af det ved dig selv hvis du tænker over det skriver operation på de foregående linjer. Tak.
This site uses cookies to help personalise content, tailor your experience and to keep you logged in if you register.
By continuing to use this site, you are consenting to our use of cookies.