Lås i række 565 PLL

N

nwo4life

Guest
Hej,

Jeg er at designe en frekvens multiplikator (fem gange) med LM565 PLL.Min input række er fra 500Hz til 2000Hz, hvilket betyder min output række er 2500Hz til 10000Hz.Ud fra hvad jeg ved, den frie kører hyppighed bør stå i midten af intervallet.Nu skal dette center være mellem 500Hz til 2000Hz (for = 1250Hz), bør den midterste være mellem 2500Hz til 10000Hz (for = 6250Hz), eller bør den midterste være mellem 500Hz til 10000Hz (for = 5750Hz).

THANKS

 
Jeg tror ikke, du kan opnå en sådan bred låse inden for rækkevidde med denne chip.Du bliver nødt til at ændre VCO's freq såvel at have dette spænd.

 

Welcome to EDABoard.com

Sponsor

Back
Top