Logic syntese

J

jswan

Guest
Hej.

Jeg har et problem på udarbejdelsen af min logik med DC.Der er en 32bit x 32bit multiplikator og multiplikator synes at være en kritisk vej.Jeg blot beskrev multiplikatorvirkning som vist nedenfor i verilog.

input [31:0] a;
input [31:0] b;
output [63:0] c;

tildele c = a * b;

»forårsage Jeg er en meget nybegynder,
er der intet at finde ud af i hvilken struktur DC gjort multiplikator.Bare jeg spekulerer på, om der er nogen måde at mindske sin kritiske forsinkelse.

Der må være en måde som redigering af arkitekturen i det multiplikator, tror jeg, hvis det er en kabine multiplikator.

I et ord, er der slags compiler direktivet at informere kompiler som arkitektur af en multiplikator en designer ønsker at bruge?

 
Hej,

DC bruger design WARE multiplikator til rådighed, hvis det ser en *, som selv har en stor forsinkelse.så enten bruge en multi cykelsti mellem den sti, hvor multiplikator er en kritisk vej.

hilsen
~

 

Welcome to EDABoard.com

Sponsor

Back
Top