mærkelig Timing følge af Array multiplikator ..... hvordan?

A

amitjagtap

Guest
hej
Jeg har simuleret og derefter syntetiseret en verilog kode til både 8-bit og 16-bit array multiplikator hjælp foretage sav addere på Xilinx.8.2.de resultater, jeg fik, er som følger.
resultat for 16 - bit array multiplikation
Minimum periode: 19.961ns (Maximum Frequency: 50.098MHz)
Minimum input arrival time før uret: 2.443ns
Maksimal effekt krævede tid efter uret: 20.110ns
Maksimal multikombinerbare sti forsinkelse: Ingen vej fundet

resultat for 8-bit array formering
Minimum periode: 21.003ns (Maximum Frequency: 47.612MHz)
Minimum input arrival time før uret: 2.447ns
Maksimal effekt krævede tid efter uret: 22.777ns
Maksimal multikombinerbare sti forsinkelse: Ingen vej fundet

Jeg fandt dette resultat meget mærkeligt, fordi antallet af bits er at øge forsinkelsen af multiplikatoren bør øge pr min viden.Jeg har også tjekket fuldstændig udgange for begge og begge fungerer korrekt.
Kan nogen fortælle mig betydningen af timimng rapport jeg fik i Texas.
Er minimale tidsrum svarende til forsinkelsen af multiplikatoren ??????????<img src="http://www.edaboard.com/images/smiles/icon_question.gif" alt="Spørgsmål" border="0" /><img src="http://www.edaboard.com/images/smiles/icon_cry.gif" alt="Græder eller meget trist" border="0" />Plz hjælp mig ud .......

 

Welcome to EDABoard.com

Sponsor

Back
Top