maksimale frekvens

S

sujittikekar1

Guest
kan nogen fortælle, hvorfor vi dont overveje at holde gang i kilde flip flop, mens beregning af max.frekvens?

 
bcoz mens beregning vi mener "ur til Q" tid på flop, som automatisk omfatter "Hold Time" (som næsten hele tiden CLK-til-Q> hold_time )....

så eqn er ligesom
Kode:

f = 1 / (clk_to_Q prop_delay routing_delay set_up_of_next_flop)
 
Hold tiden er nogle ting, der påvirker resultatet, når uret ankommer ...så vi har kun cosider kun de beregningsmæssige forsinkelse af kredsløbet ...

 
Jeg tror, at holde gang ikke påvirker den maksimale driftsfrekvens du kan arbejde med på alle.Det sætter en grænse for den mindst tilladte ur-til-Q og formering forsinkelser, såsom at TCQ TD> Thold.
Også det sætter en grænse for den skævhed mellem CLK på forskellige clocket elementer.

 

Welcome to EDABoard.com

Sponsor

Back
Top