Metal 1 parallel med Poly port for at mindske modstanden

J

jagadeesh2k1

Guest
Hej i analoge layout over poly porten metal 1 er placeret, så den samlede modstand er decresed er det en god praksis. En ting mere er, at ethvert signal linjer sendes via aktive region.
 
Jeg har problemer picturing metal 1 / / poly til at reducere modstand. Er du viaing ned til poly fra metal 1 for at mindske den samlede serie modstand eller er metal 1 bare køre over det uden elektrisk forbindelse til poly? Det anbefales ikke at køre signalet linjer over aktive. Hvis du gør skal du sørge for det aktive område er ikke kritisk i den forstand, at ethvert signal støj, som kan få koblet ind i dit aktive område, vil give problemer andre steder i dit kredsløb.
 
Andet end signal linie over poly gate. De fleste af de proces tillader ikke åbent metal til poly kontakt over aktive område. BTW, poly porten normalt har lav nok modstand. Det vigtigste er poly gate kapacitans
 
Det er kun godt, hvis du har længe nok POLY linjer, så de POLY to ender kan slås til på næsten samme tid ved METAL forbindelse. Dette er især nyttigt i nogle buffer design layout
 
[Quote = hung_wai_ming (at) hotmail.com] Det er kun godt, hvis du har længe nok POLY linjer, så de POLY to ender kan slås til på næsten samme tid ved METAL forbindelse. Dette er især nyttigt i nogle buffer design layout [/quote] Hej, hungwaiming, siges det metal på poly eller diffusion vil forårsage potentielle problem som etch og parastic transistor, og du kan ikke få en ren DRC, så hvordan kan du gøre Sørg ur trick plejer at bringe pålidelige problemer? THX Kan du give et layout eksempel? Se http://www.edaboard.com/ftopic229684.html for potentielle problem
 

Welcome to EDABoard.com

Sponsor

Back
Top