L
lephui
Guest
Convolutinal kodning er en koder ofte ansat i rummet kommunikation
og for nylig i digital trådløs kommunikation.Viterbi dekodere bruges til at afkode
convolutional koder.Viterbi dekodere ansat i digital trådløs kommunikation er kompleks
og spreder stor magt.Med udbredelsen af batteridrevne enheder såsom cellulær
mobiltelefoner og bærbare computere, effekttab, sammen med hastighed og areal, er et stort problem
i VLSI design.I denne afhandling har vi undersøgt en energibesparende design af Viterbi dekodere til
trådløs kommunikation applikationer.I CMOS-teknologi den største kilde til magt
dissipation tilskrives dynamisk effekttab, som skyldes, at koblingen af signal
værdier.Fokus for vores forskning i energibesparende design af Viterbi dekodere er reduktion af
dynamisk effekttab på logisk niveau i standard celle design miljø.Vi overvejede
to metoder, ur-gating og toggle-filtrering, i vores design.En Viterbi dekoder består af fem
blokke.Uret-gating blev anvendt til de efterladte sti opbevaring blok og toggle-filtrering
til tilbagesporing blok af en Viterbi dekoder.Vi fulgte den normale celle design tilgang til
gennemføre design.Den opførsel af en Viterbi dekoder blev beskrevet i VHDL, og derefter
VHDL beskrivelse blev ændret for at indlejre den energibesparende design.En låge plan kredsløb var
stammer fra den adfærdsmæssige beskrivelse gennem logik syntese, og en fuld scanning design blev
indarbejdes i porten niveau kredsløb for at lette testning.Porten niveau kredsløb blev placeret og
dirigeres til at generere et layout af designet.Vores eksperimentelle resultat viser den foreslåede design
reducerer effekttab en Viterbi dekoder med omkring 42 procent sammenlignet med den
uden at den energibesparende design.
og for nylig i digital trådløs kommunikation.Viterbi dekodere bruges til at afkode
convolutional koder.Viterbi dekodere ansat i digital trådløs kommunikation er kompleks
og spreder stor magt.Med udbredelsen af batteridrevne enheder såsom cellulær
mobiltelefoner og bærbare computere, effekttab, sammen med hastighed og areal, er et stort problem
i VLSI design.I denne afhandling har vi undersøgt en energibesparende design af Viterbi dekodere til
trådløs kommunikation applikationer.I CMOS-teknologi den største kilde til magt
dissipation tilskrives dynamisk effekttab, som skyldes, at koblingen af signal
værdier.Fokus for vores forskning i energibesparende design af Viterbi dekodere er reduktion af
dynamisk effekttab på logisk niveau i standard celle design miljø.Vi overvejede
to metoder, ur-gating og toggle-filtrering, i vores design.En Viterbi dekoder består af fem
blokke.Uret-gating blev anvendt til de efterladte sti opbevaring blok og toggle-filtrering
til tilbagesporing blok af en Viterbi dekoder.Vi fulgte den normale celle design tilgang til
gennemføre design.Den opførsel af en Viterbi dekoder blev beskrevet i VHDL, og derefter
VHDL beskrivelse blev ændret for at indlejre den energibesparende design.En låge plan kredsløb var
stammer fra den adfærdsmæssige beskrivelse gennem logik syntese, og en fuld scanning design blev
indarbejdes i porten niveau kredsløb for at lette testning.Porten niveau kredsløb blev placeret og
dirigeres til at generere et layout af designet.Vores eksperimentelle resultat viser den foreslåede design
reducerer effekttab en Viterbi dekoder med omkring 42 procent sammenlignet med den
uden at den energibesparende design.