Op Amp input offset fjerne metode

T

tia_design

Guest
Hej gutter, Hvordan du fyre reducere input offset for en høj DC gevinst (siger 120dB) CMOS Amp (VDD = 3.3V)? En måde er at indføre en ekstra port parallel til den vigtigste havn, så callibration spænding anvendes på dette auxliiary port. En sådan metode er faktisk ikke godt for høj gevinst Amp. Jeg fandt Texas Instruments TLC4501 CMOS Amp ( http://focus.ti.com/lit/ds/slos221b/slos221b.pdf ) ved hjælp af digitale trimning at få så lavt som 10uV offset input. Er der nogen der har ide om denne ordning? eller hvordan kan jeg finde relaterede patenter eller papir? Tak!
 
Se digitalt trimning er justering af enhver enhed parametre efter opspind. For, f.eks i tilfælde af BGRs eller nogle kredsløb som ADC eller DAC vil de har brug for nogle justeringer til deres modstande, osv. for at få en ideel værdi. Normalt kan denne trimning programmeres enten link sikringen brænder eller gennem kontakter, som er kontrolleret af rom'er. Men vigtigst af din proces (FAB) bør støtte det. Eller også er der noget formål. Hvis du ønsker at have en lav offset, så prøv og justere længden af den aktuelle spejle eller ved at øge de områder af forskellen par. Der er en anden teknik kaldet Chopper stabilisering. Her forsøger vi at prøve de udlignet i en fase, og trække det på forskel-indgange på forstærkeren. Jeg håber, at dette hjælper .......
 
Hej gutter, Hvordan du fyre reducere input offset for en høj DC gevinst (siger 120dB) CMOS Amp (VDD = 3.3V)? En måde er at indføre en ekstra port parallel til den vigtigste havn, så callibration spænding anvendes på dette auxliiary port. En sådan metode er faktisk ikke godt for høj gevinst Amp. Jeg fandt Texas Instruments TLC4501 CMOS Amp ( http://focus.ti.com/lit/ds/slos221b/slos221b.pdf ) ved hjælp af digitale trimning at få så lavt som 10uV offset input. Er der nogen der har ide om denne ordning? eller hvordan kan jeg finde relaterede patenter eller papir? Tak!
 
Se digitalt trimning er justering af enhver enhed parametre efter opspind. For, f.eks i tilfælde af BGRs eller nogle kredsløb som ADC eller DAC vil de har brug for nogle justeringer til deres modstande, osv. for at få en ideel værdi. Normalt kan denne trimning programmeres enten link sikringen brænder eller gennem kontakter, som er kontrolleret af rom'er. Men vigtigst af din proces (FAB) bør støtte det. Eller også er der noget formål. Hvis du ønsker at have en lav offset, så prøv og justere længden af den aktuelle spejle eller ved at øge de områder af forskellen par. Der er en anden teknik kaldet Chopper stabilisering. Her forsøger vi at prøve de udlignet i en fase, og trække det på forskel-indgange på forstærkeren. Jeg håber, at dette hjælper .......
 

Welcome to EDABoard.com

Sponsor

Back
Top