W
woodrave
Guest
Hej,
for et skoleprojekt, vi har til at udforme en OpAmp for en centralopkoblet-kondensator integrator.Målet er at designe OpAmp for første Integratoren (se billedet) med følgende begrænsninger:
-clock-frekvens: 50 MHz
-3.3V
-Vælg VCM og VCM, i så god som muligt
Jeg er ikke på udkig efter en, der giver mig et færdigt kredsløb, men for nogle anvisninger på, hvordan man starter.
Jeg allerede har nogle forskning, og konstateret, at din GBWP bør være mindst 10 gange fclock, så ville være 500 MHz her.Er det et godt valg?
For spændingen VCM i, formoder jeg, at det er så lav som muligt.Afhængigt af kredsløb dette ville være noget i stil med 2 * Vdsat.Og for VCM:
et halvt Vdd spænding: 1,65 V. Dette giver en maksimal swing.
Desuden er jeg ikke sikker på, hvad de belastningsevne er for første integrator.Jeg beregnes 4,5 PF, men jeg er ikke sikker på.
Og for topology, foreslår jeg,
at det ville være godt at bruge en OTA, da belastningen er helt kapacitiv.Men jeg
vil sikkert brug for en anden fase for at få en god gevinst ...
Kan nogen fortælle mig, hvis jeg tænker i den rigtige retning her, eller om det er alle helt forkert?
skål,
Bert
Beklager, men du skal login for at se denne tilslutningskrav
for et skoleprojekt, vi har til at udforme en OpAmp for en centralopkoblet-kondensator integrator.Målet er at designe OpAmp for første Integratoren (se billedet) med følgende begrænsninger:
-clock-frekvens: 50 MHz
-3.3V
-Vælg VCM og VCM, i så god som muligt
Jeg er ikke på udkig efter en, der giver mig et færdigt kredsløb, men for nogle anvisninger på, hvordan man starter.
Jeg allerede har nogle forskning, og konstateret, at din GBWP bør være mindst 10 gange fclock, så ville være 500 MHz her.Er det et godt valg?
For spændingen VCM i, formoder jeg, at det er så lav som muligt.Afhængigt af kredsløb dette ville være noget i stil med 2 * Vdsat.Og for VCM:
et halvt Vdd spænding: 1,65 V. Dette giver en maksimal swing.
Desuden er jeg ikke sikker på, hvad de belastningsevne er for første integrator.Jeg beregnes 4,5 PF, men jeg er ikke sikker på.
Og for topology, foreslår jeg,
at det ville være godt at bruge en OTA, da belastningen er helt kapacitiv.Men jeg
vil sikkert brug for en anden fase for at få en god gevinst ...
Kan nogen fortælle mig, hvis jeg tænker i den rigtige retning her, eller om det er alle helt forkert?
skål,
Bert
Beklager, men du skal login for at se denne tilslutningskrav