OPAMP offset i pipelined ADC, Tak!

F

frozenduck

Guest
I tranditional pipelined ADC, maksimal ydelse opstår, når 2 * vin-Vref vos_opamp hvor vin = Vref.Hvis vi siger det opamp offset er 10mV (på grund af misforholdet i opamp) og vin er 500mV.VDD = 1.2V.

Den hightest produktion af MDAC1 vil være 2 * 500m-500m
10 mV = 510mV.

Denne 510mV bliver digitaliseret af følgende faser og output af MDAC2 vil være 2 * 510m-500m
10 mV = 530mV

Vi kan finde udgangsspænding er allerede uden for rækkevidde og forårsager forvrængning.Det vil også maette det opamp på de sidste par etaper fordi udlignet i de tidligere stadier vil blive forstærket.

Jeg synes, der er to måder at behandle den.

1.auto-nul teknik
Den opamp bør være forbundet i enhedsprincippet gevinst ved prøvetagning.Men vincm måske ikke lige til vocm og jeg sjældent se det i papirerne taler om pipelined ADC uden digital kalibrering.

2.bruge vin mindre end Vref til at have en vis margin.
Men dette kan ikke være nyttig, fordi 10mV offset i den første fase vil blive 10mV * 2 ^ 8 i
8. etape.Kan nogen give mig nogle råd?
Tak.

 

Welcome to EDABoard.com

Sponsor

Back
Top