V
vladimir1984
Guest
Hej alle!
Jeg designe en 12 bit beregning omfordeling ADC.Jeg lavet en oversigt over mange IEEE JSSC artikler og bøger og standsede på Gilbert Promitzer IEEE artiklen "12-bit Low-Power Fuldt Differential Switched Capacitor Noncalibrating Skiftende tilnærmelse ADC med 1 MS / s".
Men jeg har ikke nogle problemer.Efter idé fra denne artikel, jeg lavet binært vægtede gratis omfordeling 8-bit MSB's kapacitive array og modstande streng DAC for sidste 4 bit's.
I første omgang en videre beregning omfordeling over denne 8 binære vejede kondensatorer, en, end jeg skal løse sidste 4 bits over resistive DAC, men jeg lidt forstår ikke, hvordan du udfører konvertering af denne sidste 4 bits over resistive DAC, hvordan man kan forbinde kapacitiv DAC med resistive til at udføre konvertering af sidste 4 bits?
Stor tak!
IEEE artikel, kan du finde på følgende link
http://www.edaboard.com/viewtopic.php?p=618095 # 618.095
Jeg designe en 12 bit beregning omfordeling ADC.Jeg lavet en oversigt over mange IEEE JSSC artikler og bøger og standsede på Gilbert Promitzer IEEE artiklen "12-bit Low-Power Fuldt Differential Switched Capacitor Noncalibrating Skiftende tilnærmelse ADC med 1 MS / s".
Men jeg har ikke nogle problemer.Efter idé fra denne artikel, jeg lavet binært vægtede gratis omfordeling 8-bit MSB's kapacitive array og modstande streng DAC for sidste 4 bit's.
I første omgang en videre beregning omfordeling over denne 8 binære vejede kondensatorer, en, end jeg skal løse sidste 4 bits over resistive DAC, men jeg lidt forstår ikke, hvordan du udfører konvertering af denne sidste 4 bits over resistive DAC, hvordan man kan forbinde kapacitiv DAC med resistive til at udføre konvertering af sidste 4 bits?
Stor tak!
IEEE artikel, kan du finde på følgende link
http://www.edaboard.com/viewtopic.php?p=618095 # 618.095