M
mobil
Guest
Hej alle,
Jeg er en ny designer af PLL system, som i øjeblikket har jeg til at vælge en krystal oscillator som reference signal generator.Dataarket i den udvalgte er vedlagt.Men jeg er ikke helt fortrolig med disse parametre i dataarket, kan nogen hjælpe mig med dette?Tak.
1.Output Level
På databladet, udsendes høj: 90% VDD og mim VDD 2,5 V. Men i vores designet kredsløb, det høje niveau, der kræves <1,5 V, er alligevel for at justere krystal's output-niveau?
2.Output bølgeform
Ved ikke om TTL og CMOS-midler.Er det firkantet bølge eller sinusoid bølge?
3.Transition Times
Jeg troede, at det betyder stigende og faldende gange.På databladet, handler det om 5n sek.Men i vores design kredsløb af divider's produktion, er overgangen tid omkring 70 ps.Jeg er ikke sikker på, hvad der vil ske i PFD.Har vi brug for at justere Transition Times i vores cirucit at gøre det samme niveau af crytal's produktion?
4.Tri-State Funktion
Ingen ideal for denne parameter
5.Jitter og fase støj
Man siger 'Absolut klokken Periode Jitter = 40 pSec' i dataarket.Men jeg så nogle andre dataark ved hjælp af Jitter RMS eller fase støj.Da vi ofte benytter fase støj i vores VCO og PLL design, jeg er ikke bekendt med jitter.Er det 40 psec jitter godt for en krystal?Er nogen simpel metode til overdragelsessteder jitter til fase støj (jeg har læst nogle referencer om, hvordan jitter i forhold til fase støj, men stadig ikke helt klart)?
søger foward dit svar.
Thanks and regards,
Mobil
Jeg er en ny designer af PLL system, som i øjeblikket har jeg til at vælge en krystal oscillator som reference signal generator.Dataarket i den udvalgte er vedlagt.Men jeg er ikke helt fortrolig med disse parametre i dataarket, kan nogen hjælpe mig med dette?Tak.
1.Output Level
På databladet, udsendes høj: 90% VDD og mim VDD 2,5 V. Men i vores designet kredsløb, det høje niveau, der kræves <1,5 V, er alligevel for at justere krystal's output-niveau?
2.Output bølgeform
Ved ikke om TTL og CMOS-midler.Er det firkantet bølge eller sinusoid bølge?
3.Transition Times
Jeg troede, at det betyder stigende og faldende gange.På databladet, handler det om 5n sek.Men i vores design kredsløb af divider's produktion, er overgangen tid omkring 70 ps.Jeg er ikke sikker på, hvad der vil ske i PFD.Har vi brug for at justere Transition Times i vores cirucit at gøre det samme niveau af crytal's produktion?
4.Tri-State Funktion
Ingen ideal for denne parameter
5.Jitter og fase støj
Man siger 'Absolut klokken Periode Jitter = 40 pSec' i dataarket.Men jeg så nogle andre dataark ved hjælp af Jitter RMS eller fase støj.Da vi ofte benytter fase støj i vores VCO og PLL design, jeg er ikke bekendt med jitter.Er det 40 psec jitter godt for en krystal?Er nogen simpel metode til overdragelsessteder jitter til fase støj (jeg har læst nogle referencer om, hvordan jitter i forhold til fase støj, men stadig ikke helt klart)?
søger foward dit svar.
Thanks and regards,
Mobil