Program counter (A, B) spørgsmål?

D

dd2001

Guest
Design et 1.9G PLL til GSM, er der to program counter, A og B, hvordan man gennemfører dem?

Whicn en jeg skal vælge mellem følgende kredsløb

1.Blot bruge verilog til kodning og sammenfatte
2.Brug CML kredsløb?
3.Brug TSP kredsløb?

Tak

 
1.Blot bruge verilog til kodning og sammenfatteKontrol A-og B-register,

Hyppighed out = [64 * (A B) * Hyppighed reference

 
Citat:

Kontrol A-og B-register,Hyppighed out = [64 * (A B)] * Hyppighed reference
 
tak.Skal design prescaler i hånden, både Skema og layout?Da det driver rundt 4Ghz.

 
Ja, du har til at udforme prescaler i hånden for driften på 4GHz
Du kan få brug for brugen CML flip-flop for din prescaler.

 
Hvor kan jeg få et eksempel på en kode til programmet counter A og B, også akkumulator i verilog eller VHDL?Tak

 
Du kan kodende det let, hvis du ved, hvordan det arbejde.
De er blot 2 programmerbare counters.
Du kan finde de programmerbare counter code på verilog tekst bog.

 
computer_terminator wrote:

Du kan kodende det let, hvis du ved, hvordan det arbejde.

De er blot 2 programmerbare counters.

Du kan finde de programmerbare counter code på verilog tekst bog.
 
Jeg tror, du ønsker at designe en delta-sigma / PLL, right?
U kan bruge HDL til design A, B counter samt akkumulator.
Hvis du er god til logik design, du også kan designe dem med håndkraft.

 

Welcome to EDABoard.com

Sponsor

Back
Top