A
au_sun
Guest
hej,
I min ASIC-design, efter at have afsluttet layout jeg kontrolleres for timing,
Den statiske timing Analysen gav et resultat som følger,
setup slack => 3.326 ps,
hold slack => 10 PS,
målet hyppigheden af dette design er 40MHZ (dvs. 25ns tidsperiode)
min tvivl er, at holde slæk margen 10PS er det nok,
else, hvad værdiinterval lastrummet slack margen bør
være fremstillet med henblik på at få timingen sikkert,
I min ASIC-design, efter at have afsluttet layout jeg kontrolleres for timing,
Den statiske timing Analysen gav et resultat som følger,
setup slack => 3.326 ps,
hold slack => 10 PS,
målet hyppigheden af dette design er 40MHZ (dvs. 25ns tidsperiode)
min tvivl er, at holde slæk margen 10PS er det nok,
else, hvad værdiinterval lastrummet slack margen bør
være fremstillet med henblik på at få timingen sikkert,