query vedrørende opsætning slæk og hold margin

A

au_sun

Guest
hej,
I min ASIC-design, efter at have afsluttet layout jeg kontrolleres for timing,
Den statiske timing Analysen gav et resultat som følger,

setup slack => 3.326 ps,
hold slack => 10 PS,

målet hyppigheden af dette design er 40MHZ (dvs. 25ns tidsperiode)

min tvivl er, at holde slæk margen 10PS er det nok,
else, hvad værdiinterval lastrummet slack margen bør
være fremstillet med henblik på at få timingen sikkert,

 
den værdi, som regel er lig med uret skew.og du kan tilføje lidt til at være mere sikker.det afhænger af processen.

 
hvilken analyse du gjorde,
Enkelt, Best case / værste tilfælde, eller OCV.
0.1ns er normalt accepteres.
Af den måde, hvad er din Tecnology (0,18 eller mere / mindre)

 
Jeg mener at have tid margen skal være større end 0,2 ns.
au_sun skrev:

hej,

I min ASIC-design, efter at have afsluttet layout jeg kontrolleres for timing,

Den statiske timing Analysen gav et resultat som følger,setup slack => 3.326 ps,

hold slack => 10 PS,målet hyppigheden af dette design er 40MHZ (dvs. 25ns tidsperiode)min tvivl er, at holde slæk margen 10PS er det nok,

else, hvad værdiinterval lastrummet slack margen bør

være fremstillet med henblik på at få timingen sikkert,
 
Citat:

hej,

I min ASIC-design, efter at have afsluttet layout jeg kontrolleres for timing,

Den statiske timing Analysen gav et resultat som følger,setup slack => 3.326 ps,

hold slack => 10 PS,målet hyppigheden af dette design er 40MHZ (dvs. 25ns tidsperiode)min tvivl er, at holde slæk margen 10PS er det nok,

else, hvad værdiinterval lastrummet slack margen bør

være fremstillet med henblik på at få timingen sikkert,
 

Welcome to EDABoard.com

Sponsor

Back
Top