Re: ASIC Power analyseværktøjer & metode info er behov

S

snaityma

Guest
Hawk wrote:

Hej alle,Please help Sådan analysere energiforbruget i ASIC (Jeg kan forstå, at deres findes flere magt analyse niveauer) & magten design metodologi.Tak,

Hawk.
 
sequencedesign's powerthreater kan gøre det på RTL plan, så synopsys magt compiler

 
Hawk wrote:

Hej alle,Please help Sådan analysere energiforbruget i ASIC (Jeg kan forstå, at deres findes flere magt analyse niveauer) & magten design metodologi.Tak,

Hawk.
 
RTL plan Power Estimation - PowerTheater (WattWatcher)
RTL plan Power Reduktion - PowerTheater (WattSmith)
Gate plan Power Estimation - PowerTheater (WattWatcher)
Gate plan Power optimering - Power Compiler
TR niveau magt Estimering - PowerMill

 
HSIM fra NASSDA er et godt, desværre temmelig dyrt værktøj.
Du kan simulere 40-60M transistorer, det støtter DSPF og den digitale vektorer fra din gate simulering kan anvendes som godt.Det er temmelig hurtigt
især når man simulere hukommelser.OK, du har at spille med
. params og du har brug for en stor hukommelse til store kredsløb, men det er en
ultimative løsning, hvis du ønsker at få også lækage i DSM.
Powermill og Pathmill er forældet.
Billige gate niveau skøn kan gøres som følger.Hvis du kender kapacitans for hver indre node, hvis du prøve at skifte Statistik
(f.eks ingen problemer med Modelsim), skal du blot til at beregne den effekt
spredning på de capacitances og summ dem sammen.Hvis du vil
at være mere præcis, du kan have til precalculate en tilsvarende kapacitans for hver indgang i hver SC i biblioteket og føje den til ovennævnte node capacitances.Jeg blev overrasket over en god korrelation med denne metode.
Nowdays der er 3D tabellen chracterized biblioteker, dyre værktøjer
men precission ratio forbedring er ikke så god, som man kan forvente.

 
hvad med designpower af synopsys.
er det populære for magt analysere?<img src="http://www.edaboard.com/images/smiles/icon_rolleyes.gif" alt="Rolling Eyes" border="0" />
 
Uanset hvad værktøj u brug, resultatet afhænger af en masse om testmønstre du brugte.Du skal udarbejde et mønster, der kan præcist afspejler den typiske arbejdsstatus af enheden, kan du også køre en masse mønstre og caculate gennemsnittet, men dette er meget tidskrævende.

 

Welcome to EDABoard.com

Sponsor

Back
Top