Re: Signal Intergrity Relaterede emner

V

venkat_kvr

Guest
hii alle kan vi diskutere signal integritet relaterede ting teori, værktøjer
osv. herLagt efter1. minutter:Jeg Mentor Graphics hyperlynx brugeren hvis u have nogen tvivl om hyperlynx spørger mig

 
Jeg er ny på hyperlynx.pls kan du give retningslinjer for signal integritet og EMC / EMI, cross talk.tips og tricks og de generelle retningslinjer, samtidig med at designe

 
Gå gennem Hyperlynx demonstration tutorial, vil det forklare alle de grundlæggende begreber

 
Hi Venkat_kvr

Jeg forsøger at bruge Hyperlynx 7.2 software til mit projekt.Efter går tænkte tutorials, jeg forsøgte at simulere mit projekt.Men jeg er ikke i stand til det samme resultat som vi fik i tutorials.Mit bord har 5282 processor, cpld, fpga, flash og en plan oversætter.
Når jeg køre hele simulation med alle disse komponenter den bølgeform ser chokerende ..produktionen af føreren, som er 5282 viser enorme oversvingning.Så vi kørte simuleringen igen med blot 5282 og niveau oversætter (ultimo enhed), men stadig den bølgeform dosnt bedre.Total spore længde er 6.5inch ..



<img src="http://images.elektroda.net/16_1208835309_thumb.jpg" border="0" alt=""/> Jeg er ikke i stand til at forstå, om der er noget galt i simuleringen setup eller ej.

det ville være rart, hvis du kan give kaste mere lys over dette ....

Tak
Tama [/ img]

 
Hi Tama

Du vil få de samme resultater som selvstudium whn u bruge samme IBIS modeller og routing topology.

U har simuleret på 133MHz er ur føreren i stand til at køre på tht frequncy? Chk det i datashhet

også prøve forskellige routing topology

 
Hi Venkat_kvr
tak for ur svar ...Jeg bruger den samme ibis modeller, som er tilgængelige i lib og andre fra leverandører.føreren arbejder på 50Mhz ...er det rigtige måde at se den komplette cyklus ....u nævnt om diff routing stil.som off Nu er jeg bare simulation 2 komponenter på et tidspunkt, der også kun én tilføje linje fra den enitre tilføje bus ...som jeg tidligere har nævnt compoents om bord, som deler tilføje og data bus ....Hvad vil du anbefale til en sådan form for routing ....

tak
Tama

 
Hi Tama,

Øge den tid, skala på oscilloskopet til at se den fulde cyklus.Prøv med Daisy kæden topology med minimum skodde længder.

 
hej alle

Jeg er en PCB layout designer siden sidste ti år.
Jeg ønsker at lære post layout simulering.Jeg har orcad 10,5 & dxp2004.
Jeg ved ikke, hvordan man starter?
Pl.help mig

 
Hi Venkat

Thanks for ur svar ...kan du pls dele nogle oplysninger om, hvilke skridt du generelt følge mens designe et PCB.Det, jeg gerne vil vide, på hvilket trin gør du simuleringer ...Jeg ved, at vi kan gøre det før layout og post layout.

Jeg har netop dirigeres tilføjelsesprogrammet og data bus ...det er, men klart, at længden ikke vil være det samme.så er det en gd ide at gøre simuleringer på dette tidspunkt, eller når du matche lenghts ...dels i hvilket omfang man skal sige, at bølgeformer er ok.hvad jeg mener er, at føreren vil altid have en form for oscialltions over kanten i forhold til receviers.espically når hele spore længde er i størrelsesordenen 6-7inch på 50Mhz.

hvilken slags bord frequencys er dine bestyrelser.

Tak
Tama

 
Hii Tama

1. "Er det en gd ide at gøre simuleringer på dette tidspunkt, eller når du matche lenghts"
Det er godt at perfomr analysen først og derefter goto længde matchende

2 ". Hvilket omfang man skal sige, at bølgeformer er ok"
så længe det opfylder timing (setup / Hold) krav også overskridelsen / undershoot canot overstige max spec gives i datasheet.If det et ursignal kanterne skal være rene.

 
Hi Venkat

Jeg forsøger at simulere redskaber med 5.5inch lengh tilslutning til 4 enheder med en serie modstand af 33R (Jeg ved, at det skal justeres), men resultaterne, hvad jeg får, er stort set som en kondensator opladning og udleder ...Jeg gik gennem selvstudiet igen og så, at de simulerer en netto på 7,5 inchs men stadig den bølgeform er bedre.jeg dont forstå hvad der går galt.er der et problem med ibis modeller eller nogle software-indstillinger ...Jeg har vedhæftet de bølgeform og nettoprisen også ...kan du pls hjælpe mig med at løse problemet.

[

<img src="http://images.elektroda.net/93_1209025402_thumb.jpg" border="0" alt=""/>

]<img src="http://images.elektroda.net/73_1209025447_thumb.jpg" border="0" alt=""/> tak
Tama [/ img]

 
Dens ligner signalet har mere lastning kan u reducere spore længde og serier resistens værdi og simulere en gang?

 
Hi Venkat

Jeg forsøgte at simulere igen med ringe værdi modstand 15r ...men stadig den bølgeform
gjorde ikke forbedre meget.I cant reducere længden yderligere, da det er den korteste at forbinde alle de enheder ....overvejer andre data linjer ...

da jeg forsøgte at simulere nederste halvdel af data bus, der forbinder 3 enheder .. og længden er 2,6 tommer ...men for denne også bølgeform er ikke bedre ...smule forbedret i forhold til den øverste halvdel databus ...Jeg har vedhæftet de bølgeform ..serie modstand er 22ohms ..<img src="http://images.elektroda.net/38_1209352734_thumb.jpg" border="0" alt=""/> Jeg kan ikke forstå wht er gng galt ...Hvordan kan jeg forbedre dette bølgeform ..

tak
Tama

 
Hej

Jeg er ny til bord design.Jeg vil gerne vide, hvad der er de ting, vi kan gøre med hyperlynx i bord design??

thanx

 
pramodm wrote:

HejJeg er ny til bord design.
Jeg vil gerne vide, hvad der er de ting, vi kan gøre med hyperlynx i bord design??thanx
 
Hi Venkat

Jeg har vedhæftet redskabet routing ..det synes forarbejdningsvirksomheden cant håndtere belastningen af 4 enheder.Derfor forsøgte vi at tilføje en buffer og resultaterne gøre bedre, men stadig opsigelsen??er der ...så vi forsøgte at simulere med træk på begge enderne (fordi en multi drop bus) i bus til 1.25v.svarende til DDR2.Den wavefrom er meget bedre end uden en buffer.men Vp-p er ikke mere end 2-2.5V ..kan dette blive et problem ..<img src="http://images.elektroda.net/32_1209520409_thumb.jpg" border="0" alt=""/>
<img src="http://images.elektroda.net/93_1209520435_thumb.jpg" border="0" alt=""/>
tak
Tama

 
s3034585 wrote:

Hi VenkatJeg har vedhæftet redskabet routing ..
det synes forarbejdningsvirksomheden cant håndtere belastningen af 4 enheder.
Derfor forsøgte vi at tilføje en buffer og resultaterne gøre bedre, men stadig opsigelsen??
er der ...
så vi forsøgte at simulere med træk på begge enderne (fordi en multi drop bus) i bus til 1.25v.
svarende til DDR2.
Den wavefrom er meget bedre end uden en buffer.
men Vp-p er ikke mere end 2-2.5V ..
kan dette blive et problem ..

<img src="http://images.elektroda.net/32_1209520409_thumb.jpg" border="0" alt=""/>
<img src="http://images.elektroda.net/93_1209520435_thumb.jpg" border="0" alt=""/> tak

Tama
 
Hej
Jeg spekulerer på, hvor meget koster det at købe licens til hyperlynx software
for V7.2 ...?
Jeg m newbie til dette ...Lagt efter 26 sekunder:Hej
Jeg spekulerer på, hvor meget koster det at købe licens til hyperlynx software
for V7.2 ...?
Jeg m newbie til dette ...

 
Kære Venkat,

Kan du fortælle mig, hvordan man kan simulere en række skifte model på Hyperlynx 7.7.
Konkret vil jeg gerne simulere bus skifte fra TI SN74CB3T16211.Den ibis model fra TI (alle andre sælger også gerne Fairchild) har defineret alle de stifter som input og ikke som output.
I kadencen de har en metode til at omsætte denne model til en input-output-model, men metoden for Hyperlynx ikke er kendt for mig.Min støtte til Mentor Graphics er udløbet, og dermed er jeg ikke får noget svar fra dem.Med hensyn
Pankaj

 

Welcome to EDABoard.com

Sponsor

Back
Top