Sådan implent en histogram i en FPGA enhed??

B

bercam

Guest
Jeg har brug for at gennemføre et histogram i en FPGA til 2D billede rammer.

Ethvert forslag eller reference design???

På forhånd tak.

 
Start med at finde ud af at vise billedet ved hjælp af FPGA,
begynde at kigge ind på indlejrede CPU'er
NIOS, MICRO Blaze
Få mathlab med Simulink,
og brug søg på forummet for at finde bøger på dine emner

god mangler

 
hej,

På nuværende tidspunkt arbejder jeg på et kredsløb design, der bruger et histogram!

Jeg arbejder med Xilinx enheder og for histogrammet jeg bruge blok ram, som kan tage flere konfigurationer 512X32, 1K x16, ... det er meget vigtigt for differents data bredde.

Hilsen,

 
Jeg bruger Altera værktøjer, jeg har brug for hastighed og jeg ønsker at gøre via hardware, implementering ikke bruger NIOSII.

Jeg har brugt DSPBuilder fra Simulink, men der er ikke nogen blok til at gøre direkte en histogram.

Jeg vil gerne få nogen reference design sådan os ram gennemførelse med henblik på at flytte den til DSPBuilder.

Billederne for at beregne er 320 x 240 x 16 bit, og jeg er nødt til at kende Maximun værdien af et histogram.

 
Hi tomasulo,

Kan du give et link til denne gennemførelse i Texas?

Tak på forhånd

 

Welcome to EDABoard.com

Sponsor

Back
Top