SINAD forbedring

P

Prasanta

Guest
Hej,

Jeg kører SINAD simulation for mit switched cap filter.Den acceptable nedre grænse er 25 dB.Jeg får værdi tæt på denne.Selv med ideelle forstærker det ikke er en forbedring meget.

Så jeg er bare at forsøge at kontrollere SINAD for transmission porte benyttes til at aktivere det kondensator.Så nu i prøvebænken Jeg har fire afbrydere og en kondensator (det er euivalent en modstand) og en kondensator, dvs, så en lavpasfilter grunden.Men denne enkle konfiguration giver mig SINAD mindre end 25 dB.Og jeg har forsøgt differnt indgangssignal størrelsesorden.

Kan nogen give mig råd, hvordan kan jeg forbedre SINAD afsendelsesdato gate.

Thanks and Regards,

Prasanta

 
Hvis din kondensator er en passiv,
og dette kunne være en afgift injektion sag.Brug bunden prøvetagning og fuldt differenstryk arkitektur til at reducere den.
BTW, MOS model parameter vil også påvirke chargen injektion simulation, men det
er kun simulation sag.

 
Tak for svaret.

Ja jeg bruger passive kondensator.Men jeg bruger differentialtilstand.

De sagde, det kunne jeg på grund af MOS-model, er det muligt at kontrollere det?Vil De venligst uddybe.

 
Prasanta wrote:

Tak for svaret.Ja jeg bruger passive kondensator.
Men jeg bruger differentialtilstand.De sagde, det kunne jeg på grund af MOS-model, er det muligt at kontrollere det?
Vil De venligst uddybe.
 
Tak igen,

mit ur frekvens 8MHz og jeg kontrolleret ur overlapning, er det 10psec.Synes du dette lille overlapning kan gøre SINAD så fattig?

som MOS størrelse angår, er det ikke så stor, jeg mener dens effektive kapacitans Jeg har taget hensyn til, når de sættes min passive kapacitans.Og jeg gjorde kontrol, kondensator er udleder ordentligt, og jeg kontrolleret RC tid ocnstant.De er alle fine.

vedrørende XPART, konstaterede jeg, det er = 1 for MOS model, jeg fandt på internettet, betyder det, drain / source charge sahring 0 / 100 ........Skal jeg ændre min SINAD program, så det giver mig ret resultat?

eller skal jeg gøre XPART = 0?

 
Prasanta wrote:

Tak igen,mit ur frekvens 8MHz og jeg kontrolleret ur overlapning, er det 10psec.
Synes du dette lille overlapning kan gøre SINAD så fattig?som MOS størrelse angår, er det ikke så stor, jeg mener dens effektive kapacitans Jeg har taget hensyn til, når de sættes min passive kapacitans.
Og jeg gjorde kontrol, kondensator er udleder ordentligt, og jeg kontrolleret RC tid ocnstant.
De er alle fine.vedrørende XPART, konstaterede jeg, det er = 1 for MOS model, jeg fandt på internettet, betyder det, drain / source charge sahring 0 / 100 ........
Skal jeg ændre min SINAD program, så det giver mig ret resultat?eller skal jeg gøre XPART = 0?
 

Welcome to EDABoard.com

Sponsor

Back
Top