skalering af cascode transistorer

D

deepa

Guest
i en cascode nuværende spejl gør skalering af cascode enhed påvirker præcisionen eller reducere mismatch mellem de strømninger på nogen måde, forudsat at skaleringen ikke sætte nogen af transistorer i mætning?
 
skalering cascode enhed påvirker ikke det misforhold, måske påvirker udgangssignalet interval
 
Skaleringen påvirker det misforhold, som påvirker det misforhold mellem VT og derefter gm af enheden, tror jeg.
 
I en cascode nuværende spejl de vigtigste spejling transistorer har samme Vgs (siden deres porte er bundet sammen, og deres kilder er bundet sammen, og hovedformålet af kredsløbet er at matche de strømninger, så spejlet transistorer skal være dimensioneret således, at har minimum aktuelle misforhold: IDS = ½ μCox W / L Vdsat ² dIds = ½ μCox Vdsat ² d (W / L) + μCox W / L Vdsat dVth dIds / Ids = d (W / L) / (W / L) + 2 dVth / Vdsat Så nu, hvis d (W / L) / (W / L) er meget lille (transistor er dimensioneret stort nok til, at de variationer, er meget lille brøkdel), så misforholdet er styret af din Vdsat. Det betyder, at du bør have en store Vdsat at matche strømninger i disse spejl enheder og for at du har at gøre W / L små. For cascode enheder siden deres strømninger er de samme (som fastsat af spejlet enheder) for at give den samme VDS til spejlet enhederne den cascode enheder . skal matche deres Vgs Så nu har vi: 0 = ½ μCox Vdsat ² d (W / L) + μCox W / L Vdsat (dVgs + dVth), og vi får: dVgs = dVth + ½ Vdsat d (W / L) / ( W / L) Så her ser vi, at vi skal reducere Vdsat så meget som muligt, så de cascode transistorer skal være dimensioneret, så de har et stort W / L.
 
Det er meget vigtigt at bemærke, at cascode enhed vil gøre VDS af den aktuelle kilde mere isoleret til belastningen spænding. Derfor, hvis du kan leve med nok swing og den aktuelle kilde 'L' er stor nok til at sikre, at kanalen længden modulationseffekter er mimimal, så kan du sørge for, at cascode enheden ikke skal skaleres.
 

Welcome to EDABoard.com

Sponsor

Back
Top