Spørgsmål: Hvordan setup sammenligningsstedet af PIC16f628a?

B

bluelaser

Guest
Kære alle:
I mit projekt, jeg vil bruge RA2 at gøre de centrale afsløring.Så jeg vælge
sammenligningsstedet mode 010 og anvende intern Vref.men jeg bare bruge RA2 for sammenligningsstedet indgang (analog input), jeg planlægger at bruge de andre RA0, RA1,
RA3 at gøre den digitale udgang, I TRISA register, jeg indstille RA2 til input, og RA0, RA1, RA3 til output.Tror du, at denne indstilling er korrekt?
kan jeg bruge denne metode til opsætning RA Port?

Tak.
bluelaser

 
bluelaser wrote:

Kære alle:

I mit projekt, jeg vil bruge RA2 at gøre de centrale afsløring.
Så jeg vælge

sammenligningsstedet mode 010 og anvende intern Vref.
men jeg bare bruge RA2 for sammenligningsstedet indgang (analog input), jeg planlægger at bruge de andre RA0, RA1,

RA3 at gøre den digitale udgang, I TRISA register, jeg indstille RA2 til input, og RA0, RA1, RA3 til output.
Tror du, at denne indstilling er korrekt?

kan jeg bruge denne metode til opsætning RA Port?Tak.

bluelaser
 
Du må ændre designet til at læse nede ved hjælp a2d
fra votage adskillelsesstolpen om ra0
Rullemenuen ra0 med R 1k
og caonnect alle skifte mellem denne linje
hvert skifte oprette forbindelse til Vdd thouth R
1K 1.5k 2K 2.5K 3K
(I kan læse 20 nøgle fra
1. port)
Se App Notat fra Microchip AN234 AN552
00234a.pdf

Jeg tror, der kan hjælpe dig med at løse du problem<img src="http://www.edaboard.com/images/smiles/icon_smile.gif" alt="Smile" border="0" />
 
Kære alle ven:
Tak for din hjælp.
Jeg prøver dette kredsløb i Proteus VSM.Det kan arbejde, men jeg synes, det er
ikke er pålidelige.Til sidst, henvise til andre pepole's kredsløb (pls henvise til den vedhæftede fil), ændrer jeg på min kreds, nøglen deler io med LCD data bus.

Bluelaser.
Beklager, men du skal login for at se denne tilslutningskrav

 

Welcome to EDABoard.com

Sponsor

Back
Top