Spørgsmål om LDO på chip?

L

Letan

Guest
Når jeg bruger en LDO, jeg har brug for en kondensator på udgangen (microfarad).Men, hvis jeg designe en LDO om chip til forsyningsspændingen til nogle blokke på chippen, hvordan skal jeg gøre for at mindske kondensator ved udgang (total kondensator på chip 1nF).Please help me.
Tak.

 
som jeg ved, denne gang, kan du tilføje pin på ouput af LDO, således at de store loft, kan være ude chip

Letan skrev:

Når jeg bruger en LDO, jeg har brug for en kondensator på udgangen (microfarad).
Men, hvis jeg designe en LDO om chip til forsyningsspændingen til nogle blokke på chippen, hvordan skal jeg gøre for at mindske kondensator ved udgang (total kondensator på chip 1nF).
Please help me.

Tak.
 
Normalt jeg gjorde ligesom engronger sagde.tilslutte en stor hætte udenfor.

 
enige, mest sandsynligt, skal der en off-chip hætte @ PAD og yr LDO vil forbinde med pad.Også, lastning nuværende vil store (målt i mA )....... synes dette kan være en for stor aktuelle flow i år chip internt ....

Hvis en enhed er behov for at give stabile Vo til interne blokke, LDO .... tror jeg måske ikke den bedste fremgangsmåde, da, kan kun en to-trins AMP (fra alogrithm synspunkt ligner LDO) kan gøre det .. .... det er hvad jeg gætte ...

 
Letan skrev:

Når jeg bruger en LDO, jeg har brug for en kondensator på udgangen (microfarad).
Men, hvis jeg designe en LDO om chip til forsyningsspændingen til nogle blokke på chippen, hvordan skal jeg gøre for at mindske kondensator ved udgang (total kondensator på chip 1nF).
Please help me.

Tak.
 
Hej alle,

mest sandsynlige, skal der en off-chip hætte @ PAD og yr LDO vil forbinde med

pad.Også, lastning nuværende vil store (målt i mA )....... synes dette kan være en for stor aktuelle flow i din chip internt ....Hvis en enhed er behov for at give stabile Vo til interne blokke, LDO .... I guess kan ikke

den bedste fremgangsmåde, da, kan være blot en to-trins AMP (fra alogrithm synspunkt, ligner LDO) kan gøre

<img src="http://www.edaboard.com/images/smiles/icon_biggrin.gif" alt="Meget glad" border="0" />thanx ......

 
Hej,

Hvis belastningen regulering spec af LDO ikke er meget stram (nogle 100mV fald er tilladt) Jeg mener det er brugt til en digital levering kan du bruge en NMOS type kilde follower fase, der ikke gør det output node dominerende stang og dermed dig kan have porten som dominerende pol (ved nogle få snese pF cap), og du behøver ikke at have en off-chip hætte.

Hvis du har brug for en høj regulering, så tror jeg du har brug for en off-chip hætte.

Hilsen,
Jitendra Dhasmana.

 

Welcome to EDABoard.com

Sponsor

Back
Top