Time Lånoptagelse i låse

G

gulerod

Guest
Hej,

Kan nogen clearyly fortælle mig, hvad der er Time lånoptagelses begreb i låse?Hvis det er muligt give et godt link

 
Time lånoptagelses betyder en låsen er af den (en del af) ur perioden sin adjuscent låse ved at indsætte buffere i ur-nettet i korrekt position.

 
anjali wrote:

Time lånoptagelses betyder en låsen er af den (en del af) ur perioden sin adjuscent låse ved at indsætte buffere i ur-nettet i korrekt position.
 
Som nævnt i afsnit 7.1,
i modsætning til en kant-udløst FF, en plan-clocked låsen
er gennemsigtigt i den aktive periode på uret.Dette gør analyse
og udformning af plan-clocked kredsløb mere kompleks end kant-udløste kredsløb
siden multikombinerbare blokke er ikke isoleret fra hinanden i hukommelsen
elementer, og multicycle stier er mulig, når data er latched under
gennemsigtig fase af uret.Selv om dette gennemsigtige karakter indfører
et ekstra niveau af kompleksitet til projekteringsfasen, plan-clocked kredsløb
ofte anvendes til højtydende design, da de tilbyder større fleksibilitet end
kant-udløste kredsløb, både i form af den mindste uret periode opnåelige
og det mindste antal hukommelse elementer påkrævet.
Som en illustration af dette begreb, mener den simple kredsløb i figur 7.4
med enhed forsinkelse porte og en enkelt fase clocking ordning med en 50% told
cyklus.Lad os antage, at data-signaler er til rådighed på det primære input
på den faldende kanten af uret, og skal nå frem til det primære output før
passende henhoerende kant, flere ur cyklusser senere.På det plan-udløst
låsen L1, data kan afvige på ethvert tidspunkt, mens uret er høj.A data
signal i dette kredsløb er tilladt netop to ur perioder for at nå det primære
output fra det primære input.
Vi vil nu bruge dette eksempel til at demonstrere den fordel, at de benytter niveau
clocked kredsløb over kant-udløste kredsløb.For overskuelighedens skyld, vi vil påtage sig nul
setup og hold gange her.Overvej driften af kredsløbet under et ur
periode på 2 enheder; meddelelse, at stien forsinkelse mellem låsen L1 og output
er mere end uret periode.Men kredsløbet fungerer korrekt på grund af
gennemsigtige karakter af låse.Som vist i figuren, de data afviger fra
IN-node til tiden 0, ankommer og afgår fra låsen L1 på tidspunkt 1, og
er latched på produktion i gang 4, hvilket svarer til begyndelsen af anden
ur kant.Derimod, hvis L1 blev en kant-udløst FF, derefter et ur periode på
2 enheder ville have været uholdbar, da uret periode ville svare til
den største multikombinerbare blokere forsinkelse, hvilket betyder, at den mindst mulige
ur periode ville have været 3 enheder.Denne praksis med at bruge den aktive periode på
138 TIMING
uret i et plan-clocked kredsløb til at tillade multikombinerbare stier at have en forsinkelse
af mere end uret periode omtales som "enten cyklus låntagning,
cyklus stjæle, slack stjæle eller tid låntagning.
Til kant-udløste kredsløb, det isolerende karakter af hukommelse elementer
fører til kravet om, at de forsinkelser gennem alle multikombinerbare logik stier
skal være mindre end uret periode med en godtgørelse til opsætning og hold tid
begrænsninger.Derfor er timingen begrænsninger behøver kun at blive håndhævet mellem FF r
forbindes med et rent multikombinerbare sti.For plan-clocked kredsløb, på grund af
cyklus låntagning, forsinkelsen gennem en multikombinerbare logik stien kan være længere
end én taktcyklus, så længe det er opvejet af kortere vej forsinkelser i
de efterfølgende runder.
At sikre, at den ekstra forsinkelse er kompenseret, vi skal håndhæve timing
begrænsninger mellem en låsen og alle andre låsen åbnes fra den via en sti
at krydser multikombinerbare logik, og muligvis flere låse.
Eksempel.Overvej en lineær N fase acykliske rørledning med N 1 hukommelse
elementer Hvis disse hukommelse elementer blev kant-udløst FF s,
så ville vi behøver kun N timing begrænsninger (fra stien
).Men hvis disse hukommelse elementer skulle plan følsomme låse,
så ville vi brug for N (N 1) / 2 timing begrænsninger og
for at kontrollere rigtigheden af multicycle stier.Med deltagelse af feedback
stier, timingen analyse af plan-clocked kredsløb ville blive endnu mere
kompleks.
Som snart vil blive vist,
og nogle af denne kompleksitet kan reduceres ved at indføre
af et passende sæt mellemliggende variabler.

 
at opfylde timing i konstruktionen.
Værktøjet sætter en låsen for at justere timing mismatch.
læs SOLD og lun artikelnummer for at få flere pic tilgang

 
At få flere idé
gå til rabey timing spørgsmål kapitel i, at han forklarede om det med et eksempel
ftopic156766.html

Hi Aravind
Hvor kan jeg få de solgte n lun aritcle?

 
PRA, u have 2 register med synopsys.com 1., først derefter u kan få adgang til disse materialer.

 
hi, nmtr,

Det materiale, du har givet tilhører hvilken bog?
tak!

 
hiiii nogen man kunne u behage sende mig DFT i ASIC materiale eller plz foreslå mig nogen ref.bøger

 

Welcome to EDABoard.com

Sponsor

Back
Top