Ultrasonic Range Finder i VHDL .. plz hjælp

G

greprac

Guest
Hej frendz jeg nødt til at udforme en Ultrasonic afstandsmåler.
Plz hjælp som jeg er en amatør WID VHDL.Jeg sender diagrammet og for mere information plz spørger mig.Også det gør ikke være meget kompliceret.<img src="http://images.elektroda.net/72_1162973027.JPG" border="0" alt="Ultrasonic Range Finder in VHDL..plz help" title="Ultrasonic Range Finder i VHDL .. plz hjælp"/>
 
Nokia po raz kolejny pozwała firmę Apple do sądu za naruszenie patentów. Nie byłoby w tym nic zaskakującego, gdyby nie niedawny wyrok sądu oddalający zarzuty fińskiej spółki.

Zaledwie kilka dni po zakończeniu ciągnącej się od 2009 roku sprawy, Nokia ponownie rusza do sądu. Jak donosił Reuters, w miniony piątek amerykański wymiar sprawiedliwości oddalił wszystkie zarzuty fińskiej firmy...

Read more...
 
Jeg kan ikke se hjere rationelt at bruge FPGA her som din drawigs ligne datafangst enhed.Er du om ASIC?Eller er det de studerendes projekt?

 
FPGAs kan bruges til hukommelse grænseflade og statsmaskine design.Også kan SPI, TX og RX grænseflader også indgå inde FPGA.så, du skal bare have tre store chips til dette projekt: CPU, FPGA og MEM.

Noget mere konkret?

 
Endnu tilføje frontend, tid varable vinde, output fase, DAC, ADC.Jeg gætter forfatter gør seriøst projekt.Hvis ikke jeg ville rådgive ham til at Devantech's SRF legetøj til reference design.

 
No I dont have for at sætte det på FPGA .... jus kode dette i VHDL ... men jeg nt få hvordan man designer en pippe generator og MFS.beskrivelsen for MFS er som følgerCitat:

Opret en State Machine, der fortolker de kommandoer fra CPU'en som følger:kommando 1: Start.

START kommandoen opretter en ultralydsundersøgelse pippe med følgende egenskaber: 20 pulser varing i hyppighed fra 39KHz til 41KHz.

efter at pippe er sendt, skal systemet begynder at erobre de modtagne lyde i en hukommelse.
Den hukommelse skal være 100 bytes dyb.
Lyd prøver, der skal gemmes for hver 200 mikrosekunder.
Ved udgangen af de 100 prøver lagring skal stoppe op og gøre en ekstern afbryder linje lav til at underrette CPU.Command # 2: LÆS

på READ-kommando anvendes til at overføre indholdet af hukommelse til CPU, efter at kommandoen er udstedt vil systemet automatisk hentning af og sende til CPU indholdet af hukommelsen begynder ved placering 0, indtil hukommelsen er exaused eller CPU'en opsiger transaktion.Command # 3: SET GAIN 1

SET GAIN 1 kommando overfører få værdi fra SPI bussen til pippe generatoren gevinst register.
Registret præsenterer sit output til eksterne kredsløb gennem FPGA ben.Command # 4: SET GAIN 2

Identisk med den forrige kommando, men for modtageren.
 
Har anybdy har idé abt vhdl kode i denne statemachine

 

Welcome to EDABoard.com

Sponsor

Back
Top