Værdien af pull-down modstand spørgsmål

E

explorick

Guest
For diagram vedlægges følgende tekst er nævnt i en bog:
"Værdien af pull-down modstand bør være stor nok til at begrænse strømforbrug af kredsløbet, men lav nok til at skabe en spænding der er komfortabelt under den tilkoblede kredsløb logik-0 tærskel"
Jeg donot forstå, hvorfor vlaue af rullemenuen skal være lav nok.Uanset hvad kan være værdien af modstanden (undtagen 0) spændingen ville være input minus diode dråbe spænding.Så hvordan en lav værdi af modstand i stedet for høj værdi modstand kan skabe en spænding, der er lavere end den tilkoblede kredsløb logik-0 tærskel.

 
Det spørgsmål kan ikke besvares uden at tage specifikationen af de tilsluttede logik familier.Det rent faktisk arbejder med mange af dem.

discussion is only understandable when you know, that logic families as TTL have an input current.

Den lave nok
diskussion er kun forståeligt, når man ved, at logikken familier som TTL har en indgang aktuelle.

 
Hvad sker der, hvis den er sluttet til TTL input.Hvordan modstanden virkningen nuværende tegnet af TTL gate?

 
Jeg tror, det er noget som dette:

1.Betingelse 1:

Når den ene af indgangene er høj produktionen forventes at være høj.I denne tilstand fremadrettede modstand i dioden skal være mindre end den trække ned modstanden at tillade udgangsspænding at stige tilstrækkeligt højt.

2.Betingelse 2:

Når begge indgangene er lav produktionen forventes at være lav.Under denne betingelse, hvis følgende fase er at blive drevet, den har brug for nogle minimale løbende at passere gennem rullemenuen modstanden til at foretage følgende fase arbejde.Hvis modstanden er meget høj, er faldet over det på grund af A = 0, B = 0 løbende kan være høj nok til at slå output høj for den næste fase.Så det trækker ned modstand er at være lav nok til at forbedre denne støj margen.

Det er derfor en afvejning mellem korrekt o / p niveau og forbedring af støj margin.

 
Tak Subharpe og FVM.
Jeg har en anden forespørgsel om dette.Når der er en logik 0 input til TTL familien, der er en vis base strøm, som løber ud af porten.Er det den omvendte bias nuværende eller den nuværende ud af en PNP transitor?Er der nogen kort materiale, oplysninger om TTL logik familie?Lagt efter 42 minutter:Fik oplysninger på: http://en.wikipedia.org/wiki/Transistor-transistor_logic

 
Input fra en gammel TTL gate er udleder af en NPN transistor.Dens max strøm når lav er 1.6mA.LS-TTL er anderledes.
0.4V er en god gyldig logik lav spænding, så værdien af rullemenuen modstand bør 0.4V/1.6mA = 250 ohm.

 

Welcome to EDABoard.com

Sponsor

Back
Top