worst case-lib i setup tid og bedste fald i besiddelse af tid?

G

Goodman

Guest
Hej alle,

Hvorfor bruge bedste fald i besiddelse af tidspresset og værste fald i setup tid
tvang?
hvorfor?der kan fortælle mig?eller doc om dette problem?

have a nice day!

<img src="http://www.edaboard.com/images/smiles/icon_wink.gif" alt="Wink" border="0" />
 
Jeg tror, fordi det for det værst tænkelige data kommer for sent, og SETUP tid af en flip-flop er overtrådt.For de bedste fald data er ændret til tidligt, så HOLD tid vil blive krænket.For begge tilfælde CLOCK anses for at være ideel.

 
Jeg tror, du kan afklare difinitions i setup-tid og hold-tid først.Det hjælper meget.

 
I ASIC-design, er der normalt tre, forudsat timing model: værste, typiske, og bedste.Generelt værste opsætning tid er den længste blandt setup gange i de tre modeller, mens den bedste fald holde gang er den korteste.Hvis dit design kunne passere de værste stemmer setup tid og bedste fald holde gang kontrol, chancen for første silicium arbejde vil være meget højere.

 

Welcome to EDABoard.com

Sponsor

Back
Top